職位描述
崗位職責:1. 信號完整性分析與設計:i. 深入負責芯片先進封裝設計中的信號完整性(SI)分析與優(yōu)化工作。通過精確的建模和仿真,預測信號在傳輸過程中的衰減、反射、串擾等問題,并制定針對性的優(yōu)化策略,確保芯片的信號質量達到最佳狀態(tài),以滿足芯片在復雜運算和高數(shù)據(jù)傳輸速率下的性能要求。ii. 主導芯片內部和芯片與外部設備之間的信號路徑規(guī)劃,從信號完整性的角度優(yōu)化布線布局,確保信號傳輸?shù)牡脱舆t、高帶寬和高可靠性。根據(jù)芯片的功能架構和性能指標,制定信號完整性設計規(guī)范和標準,為整個封裝設計團隊提供明確的設計指導。2. 封裝技術協(xié)同:i. 與封裝團隊深度融合,全面深入理解先進封裝技術(如2.5D/3D封裝技術)的各個環(huán)節(jié)工藝流程、材料特性和電氣性能。將信號完整性設計要求無縫融入到整個封裝設計方案中,從封裝結構設計、引腳布局到布線規(guī)劃等各個方面,確保封裝后的芯片能夠滿足嚴格的信號完整性標準。ii. 在封裝設計過程中,積極參與跨學科的討論和決策,與材料工程師、工藝工程師等共同解決因先進封裝技術帶來的信號完整性挑戰(zhàn)。例如,針對2.5D/3D封裝中的硅通孔(TSV)、微凸點等結構對信號傳輸?shù)挠绊?,提出?chuàng)新性的解決方案,確保信號在不同層級之間的穩(wěn)定傳輸。 3. 功耗相關的SI優(yōu)化:i. 鑒于芯片的高功耗特性,對電源分配網(wǎng)絡(PDN)中的信號完整性進行深度優(yōu)化。通過精確的電源完整性(PI)和SI協(xié)同仿真,分析高功耗產(chǎn)生的電源噪聲、電壓降等對信號的干擾機制。設計有效的去耦電容布局、優(yōu)化電源平面和接地平面的結構,減少功耗對信號的影響,確保在高功耗運行模式下系統(tǒng)的穩(wěn)定性和可靠性。ii. 參與制定功耗管理策略中的信號完整性部分,與功耗管理團隊協(xié)作,確保在不同功耗狀態(tài)下(如待機、低功耗運行、高性能運行等)信號完整性都能得到有效保障。對因功耗波動可能導致的信號時序變化進行精確分析和補償設計,防止信號時序錯誤對芯片功能產(chǎn)生影響。任職資格:1. 教育背景電子工程、微電子學或相關專業(yè)本科及以上學歷,研究生及以上優(yōu)先。2. 工作經(jīng)驗具有5年以上信號完整性工程師工作經(jīng)驗,其中至少有3年專注AI大芯片或類似高性能、高復雜度芯片的封裝設計工作經(jīng)驗。有參與大規(guī)模集成電路項目的經(jīng)驗,對芯片從設計到量產(chǎn)的整個流程有深入的了解。3. 技術能力i. 精通信號完整性分析理論和方法,包括但不限于傳輸線理論、反射和串擾分析、信號時序分析等。深入理解高速數(shù)字電路設計原理,能夠準確分析和解決高速信號傳輸過程中的各種問題。ii. 熟悉高速接口類IP的仿真方法和簽核標準,如SerDes, PCIe, DDR, HBM, UCIe等。對光互連、DP等接口有SI經(jīng)驗為Plus。iii. 熟練掌握多種SI/PI仿真工具和設計工具,如Cadence Sigrity、Ansys HFSS、Hspice、ADS、Allegro等,能夠熟練運用這些工具進行復雜的信號完整性仿真分析、建模和優(yōu)化工作。具有豐富的腳本編寫經(jīng)驗(如TCL、Python等),用于自動化仿真流程和數(shù)據(jù)分析,提高工作效率。iv. 熟悉各類先進封裝技術下的SI問題,如2.5D/3D封裝中的信號傳輸特性、電磁兼容性問題等。有實際的2.5D/3D封裝SI設計經(jīng)驗,能夠針對不同的封裝結構制定有效的信號完整性解決方案。對封裝材料的電學特性有深入了解,能夠根據(jù)材料特性優(yōu)化信號傳輸路徑。v. 對高功耗芯片的信號完整性問題有深刻的理解和豐富的解決經(jīng)驗。能夠準確分析高功耗帶來的信號衰減、噪聲干擾等問題,并制定全面的解決方案,包括電源完整性優(yōu)化、信號時序調整、電磁屏蔽設計等方面。vi. 熟悉行業(yè)標準和規(guī)范,如JEDEC標準等,確保設計符合相關標準要求。vii. 熟悉常用測試儀器儀表設備,熟練進行仿真和實測并進行有效擬合分析和判斷。 4. 團隊協(xié)作與溝通能力i. 具備優(yōu)秀的團隊合作精神,能夠積極主動地與不同專業(yè)背景的團隊成員(如芯片設計工程師、封裝工程師、測試工程師等)進行高效的溝通和協(xié)作。能夠清晰地表達自己的觀點和想法,同時也能理解他人的需求和關注點,共同推動項目的順利進行。ii. 具備優(yōu)秀的問題解決能力和應變能力,在面對復雜的項目環(huán)境和突發(fā)的信號完整性問題時,能夠迅速準確地定位問題根源,并提出切實可行的解決方案。能夠在高壓和緊迫的項目進度下保持冷靜,有效地協(xié)調資源解決問題。
企業(yè)介紹
沐曦集成電路(上海)有限公司,于2020年9月成立于上海,并在北京、南京、成都、杭州、深圳、武漢和長沙等地建立了全資子公司暨研發(fā)中心。沐曦擁有技術完備、設計和產(chǎn)業(yè)化經(jīng)驗豐富的團隊,核心成員平均擁有近20年高性能GPU產(chǎn)品端到端研發(fā)經(jīng)驗,曾主導過十多款世界主流高性能GPU產(chǎn)品研發(fā)及量產(chǎn),包括GPU架構定義、GPU IP設計、GPU SoC設計及GPU系統(tǒng)解決方案的量產(chǎn)交付全流程。沐曦致力于為異構計算提供全棧GPU芯片及解決方案,可廣泛應用于人工智能、智慧城市、數(shù)據(jù)中心、云計算、自動駕駛、數(shù)字孿生、元宇宙等前沿領域,為數(shù)字經(jīng)濟發(fā)展提供強大的算力支撐。