職位描述
職責描述:1.配合國外團隊開發(fā)并設計超低抖動時鐘產(chǎn)生器,抗抖動等芯片。2.構(gòu)建整體PLL結(jié)構(gòu),系統(tǒng)Behavior Model。3.與版圖設計團隊緊密合作,實現(xiàn)設計的布局視圖。4.完成Top Level和Mixed Mode 仿真,以驗證抖動是否滿足規(guī)格。5.與產(chǎn)品工程師合作進行實驗室芯片測試及驗證。任職要求:1.具備以下電路設計經(jīng)驗(量產(chǎn)經(jīng)驗優(yōu)先):Charge-Pump PLL、Fr****al-N PLL、Spread Spectrum PLL、Digital PLL、LCVCO、TDC、Ultra低相位噪聲技術(shù)等2.高速數(shù)字電路設計和分析3.高頻信號完整性(Signal Integrity)經(jīng)驗4.對Spectre、Hspice、ADS、MATLAB、System Verilog等仿真工具有良好的使用經(jīng)驗5.實驗室和ATE測試計劃、特性測量和批量生產(chǎn)。6.擁有高水平的分析/解決問題的能力和對細節(jié)的明顯關(guān)注7.高度責任感及主動自發(fā),能獨立地推動項目完成8.3-5以上工作經(jīng)驗,碩士或博士學位
企業(yè)介紹
上海華時嘉庫半導體有限公司成立于2021年7月,公司總部位于上海張江,在蘇州及硅谷設有研發(fā)中心。華時嘉庫專注于高端DSP時鐘芯片的自主研發(fā),并旨在成為國內(nèi)專注于時鐘芯片領(lǐng)域開發(fā)全系列產(chǎn)品的行業(yè)龍頭企業(yè),打破該領(lǐng)域長期被國外芯片壟斷的局面。時鐘芯片為各類SOC芯片提供穩(wěn)定時鐘信號,在5G通信、服務器、消費電子、電動汽車等領(lǐng)域具有廣泛的應用前景。華時嘉庫的創(chuàng)始人張達泉先生擁有20多年的半導體行業(yè)經(jīng)驗,曾成功創(chuàng)辦了美國硅谷公司Phase****,是Timing Clock業(yè)界的先驅(qū),獲得英特爾、三星等知名產(chǎn)業(yè)集團投資。該公司在全球PC時鐘芯片市場排名第三,后被Micrel收購,再被Microchip并購。華時嘉庫的核心研發(fā)團隊成員均來自國內(nèi)高校及國際知名半導體企業(yè),例如海思、安森美、瑞薩、高通、華為等。目前,華時嘉庫正在擴大團隊,我們希望能邀請更多有志之士加入我們的團隊,共同見證華時嘉庫的發(fā)展和成長。如果您有共同的愿景和追求,我們非常歡迎您成為我們團隊的一員。加入我們,您將有機會共享華時嘉庫蓬勃發(fā)展的成長紅利,與我們一起創(chuàng)造更加美好的未來。